- JK japanka:
- Potrebne komponente:
- JK dijagnostički krug i objašnjenje:
- Praktična demonstracija i rad JK flip-flopa:
Pojam digitalno u elektronici predstavlja generiranje, obradu ili pohranu podataka u obliku dva stanja. Dvije države mogu se predstaviti kao VISOKO ili NISKO, pozitivno ili nepozitivno, postaviti ili resetirati što je u konačnici binarno. Najviši je 1, a najniži 0, te se stoga digitalna tehnologija izražava kao niz 0 i 1. Primjer je 011010 u kojem svaki pojam predstavlja pojedinačno stanje. Dakle, ovaj se postupak zaključavanja u hardveru vrši pomoću određenih komponenata poput zasuna ili flip-flopa, multipleksera, demultipleksera, kodera, dekodera i sl. Zajednički nazvanih sekvencijalnim logičkim krugovima.
Dakle, razgovarat ćemo o japankama koje se nazivaju i zasunima. Zasuni se također mogu shvatiti kao bistabilni multivibrator kao dva stabilna stanja. Općenito, ti sklopni krugovi mogu biti aktivni-visoki ili aktivno-niski i mogu se aktivirati VISOKIM ili NISKIM signalima.
Uobičajene vrste japanki su,
- RS japanka (RESET-SET)
- D Japanka (podaci)
- JK japanka (Jack-Kilby)
- T japanka (prebacivanje)
Od gore navedenih tipova samo su JK i D japanke dostupne u integriranom IC obliku i također se široko koriste u većini aplikacija. Ovdje ćemo u ovom članku razgovarati o JK Flip Flopu.
JK japanka:
Naziv JK japanka nazvan je od izumitelja Jacka Kilbyja iz texas instrumenata. Zbog svoje svestranosti dostupni su kao IC paketi. Glavne primjene JK flip-flopa su Shift registri, registri za pohranu, brojači i upravljački krugovi. Unatoč jednostavnom ožičenju japanke tipa D, JK japanka ima promjenjivu prirodu. To je dodatna prednost. Stoga se uglavnom koriste u brojačima i generiranju PWM-a itd. Ovdje koristimo NAND vrata za demonstraciju JK japanke
Kad god je signal takta LOW, ulaz nikada neće utjecati na izlazno stanje. Sat mora biti visok da bi se ulazi aktivirali. Dakle, JK japanka je kontrolirani Bi-stabilni zasun gdje je signal sata upravljački signal. Dakle, izlaz ima dva stabilna stanja temeljena na ulazima o kojima je riječ u nastavku.

Tablica istine JK Flip Flopa:
| Sat | ULAZNI | IZLAZ | |||
| PONOVNO PONAŠATI | J | K | P | Q ' | |
| x | NISKO | x | x | 0 | 1 | 
| VISOKO | VISOKO | 0 | 0 | Bez promjena | |
| VISOKO | VISOKO | 0 | 1 | 0 | 1 | 
| VISOKO | VISOKO | 1 | 0 | 1 | 0 | 
| VISOKO | VISOKO | 1 | 1 | Prebaci | |
| NISKO | VISOKO | x | x | Bez promjena | |
| VISOKO | VISOKO | x | x | Bez promjena | |
| VISOKO | VISOKO | x | x | Bez promjena | 
J (Jack) i K (Kilby) su ulazna stanja za JK flip-flop. Q i Q 'predstavljaju izlazna stanja flip-flopa. Prema tablici, na temelju ulaza, izlaz mijenja svoje stanje. No, najvažnija stvar koju treba uzeti u obzir je da se sve to može dogoditi samo u prisutnosti takta. Ovo radi poput SR flip-flopa za besplatne ulaze, a prednost je što ima funkciju prebacivanja.
Predstavljanje JK flip-flopa pomoću Logic Gatesa:
 
 
Dakle, uspoređujući tablicu istinitosti NAND vrata s tri ulaza i dva ulaza i primjenjujući ulaze kako je dato u tablici istine JK flip-flop, izlaz se može analizirati. Analizirajući gornji sklop kao dvostupanjsku strukturu s obzirom na to da je prethodno stanje (Q ') 0
Kada je J = 1, K = 0 i SAT = VISOKO

Izlaz: Q = 1, Q '= 0. Rad je ispravan.
PONASTAVI:
PIN RESET mora biti aktivan HIGH. Sve pribadače postat će neaktivne LOW na RESET pribadači. Stoga se ovaj klin uvijek povukao prema gore i može se izvući samo po potrebi.
IC paket:

| P | Istinit izlaz | 
| Q ' | Izlaz komplimenta | 
| SAT | Ulaz sata | 
| J | Unos podataka 1 | 
| K | Unos podataka 2 | 
| PONOVNO PONAŠATI | Izravno RESET (slabo aktivirano) | 
| GND | Prizemlje | 
| V CC | Napon napajanja | 
Upotrijebljeni IC je MC74HC73A (dvostruka japanka tipa JK s RESET-om). Riječ je o 14-polnom pakiranju koje sadrži 2 pojedinačna JK japanka. Iznad je dijagram pin-a i odgovarajući opis pinova.
Potrebne komponente:
- IC MC74HC73A (dvostruka JK japanka) - 1Br.
- LM7805 - 1Br.
- Taktilni prekidač - 4br.
- 9V baterija - 1Ne.
- LED (zelena - 1; crvena - 1)
- Otpornici (1kὨ - 4; 220kὨ -2)
- Breadboard
- Spajanje žica
JK dijagnostički krug i objašnjenje:

IC izvor napajanja V DD kreće se od 0 do + 7V, a podaci su dostupni u tablici. Ispod ga prikazuje snimka. Također smo koristili LED na izlazu, izvor je ograničen na 5V za kontrolu napona napajanja i izlaznog napona istosmjerne struje.

Za ograničavanje LED napona koristili smo regulator LM7805.
Praktična demonstracija i rad JK flip-flopa:
Tipke J (Podaci1), K (Podaci2), R (Poništi), CLK (Sat) su ulazi za JK flip-flop. Dvije LED diode Q i Q 'predstavljaju izlazna stanja flip-flopa. Baterija od 9 V djeluje kao ulaz u regulator napona LM7805. Stoga se regulirani izlaz od 5 V koristi kao Vcc i napajanje pin-a na IC. Tako se za različiti ulaz u D odgovarajući izlaz može vidjeti kroz LED Q i Q '.
Su igle J, K, CLK obično ruše i pin R izvukao. Stoga će zadano stanje unosa biti LOW na svim pinovima, osim R, koje je normalno. Dakle, početno stanje prema tablici istine je kao što je gore prikazano. Q = 1, Q '= 0. Korištene LED diode trenutno su ograničene otpornikom od 220 Ohma.

Napomena: Budući da je SAT aktiviran od HIGH to LOW ruba, obje tipke za unos treba pritisnuti i držati dok ne otpustite tipku CLOCK.
U nastavku smo opisali različita stanja JK flip-flopa pomoću kruga radne ploče s IC MC74HC73A. U nastavku je dat i demonstracijski video:
Država 1:
Sat - VISOK; J - 0; K - 1; R - 1; Q - 0; Q '- 1
Za ulaze stanja 1 CRVENA LED dioda svijetli označavajući da je Q 'VISOK, a ZELENA LED Q da je LOW. Rad se može provjeriti tablicom istine.
Napomena: R je već povučen pa ne morate pritisnuti gumb da biste ga napravili 1.

Stanje 2: Sat - VISOK; J - 1; K - 0; R - 1; Q - 1; Q '- 0
Za ulaze State 2 ZELENI LED svijetli što označava da je Q VISOK, a CRVENI Q Q da je LOW. Isto se može provjeriti tablicom istine.

Stanje 3: Sat - VISOK; J - 1; K - 1; R - 1; Q / Q '- Prebacivanje između dva stanja
Za ulaze stanja 3 CRVENA i ZELENA LED dioda svijetle alternativno za svaki impuls takta (HIGH do LOW edge) što pokazuje akciju prebacivanja. Izlaz se prebacuje iz prethodnog stanja u drugo stanje i taj se postupak nastavlja za svaki impuls takta.
Za prvi impuls takta s J = K = 1

Za drugi impuls takta s J = K = 1

Stanje 4: Sat - NISKO; J - 0; K - 0; R - 0; Q - 0; Q '- 1
Napomena: R je već povučen pa moramo pritisnuti tipku da bismo postavili 0.
Izlaz stanja 4 pokazuje da promjene unosa ne utječu u ovom stanju. Izlazni CRVENI LED svijetli što označava da je Q 'VISOK, a ZELENI LED Q da je NISKO. Ovo je stanje stabilno i ostaje tamo do sljedećeg sata i ulaz se primjenjuje s RESET-om kao VISOKI impuls.

Stanje 5: Preostala stanja su stanja bez promjene tijekom kojih će izlaz biti sličan prethodnom stanju izlaza. Promjene ne utječu na izlazna stanja, možete provjeriti pomoću gornje tablice istine.
Kompletni rad i sva stanja također su prikazani u videozapisu ispod.

